Fault detection with optimum March Test Algorithm
Integrating a large number of embedded memories in System-on-Chips (SoC’s) occupies up to more than 70% of the die size, thus requiring Built-In Self-Test (BIST) with the smallest possible area overhead. This paper analyzes MATS++(6N), March C-(10N), March SR(14N), and March CL(12N) test algori...
保存先:
主要な著者: | , , , , |
---|---|
フォーマット: | Conference or Workshop Item |
出版事項: |
IEEE
2012
|
オンライン・アクセス: | http://psasir.upm.edu.my/id/eprint/40179/ |
タグ: |
タグ追加
タグなし, このレコードへの初めてのタグを付けませんか!
|
このレコードへの初めてのコメントを付けませんか!