Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman

Tree Searched Vector Quantization atau TSVQ merupakan salah satu kaedah didalam teknik quantization didalam sesuatu sistem pemampatan imej. Algoritma ini diterjemahkan kepada peringkat rekabentuk logik digital sebelum diaturcarakan kepada cip FPGA. Cip FPGA merupakan cip boleh aturcara berulang kali...

Full description

Saved in:
Bibliographic Details
Main Authors: Abu Bakar, M. B., Mohd Yusof, Z., Sulaiman, S.
Format: Conference or Workshop Item
Language:English
Published: 2002
Subjects:
Online Access:https://ir.uitm.edu.my/id/eprint/73670/1/73670.pdf
https://ir.uitm.edu.my/id/eprint/73670/
Tags: Add Tag
No Tags, Be the first to tag this record!
id my.uitm.ir.73670
record_format eprints
spelling my.uitm.ir.736702023-08-15T00:16:57Z https://ir.uitm.edu.my/id/eprint/73670/ Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman Abu Bakar, M. B. Mohd Yusof, Z. Sulaiman, S. Research Institutions of higher education Tree Searched Vector Quantization atau TSVQ merupakan salah satu kaedah didalam teknik quantization didalam sesuatu sistem pemampatan imej. Algoritma ini diterjemahkan kepada peringkat rekabentuk logik digital sebelum diaturcarakan kepada cip FPGA. Cip FPGA merupakan cip boleh aturcara berulang kali dalam masa yang singkat dan amat sesuai digunakan didalam bidang penyelidikan dan pembangunan (R&D) terutamanya di pusat pengajian tinggi ataupun syarikat berorentasikan kepada penyelidikan dan pembangunan. Di peringkat permulaan, teknologi ini dipelopori oleh dua syarikat utama iaitu Altera dan Xilinx. Teknologi ini mempercepatkan kitar masa untuk penyelidikan dan pembangunan sesuatu sistem aplikasi kepada bentuk litar bersepadu. Di dalam kertas kerja ini, algoritma TSVQ akan dibangunkan dan diaplikasikan kedalam cip Altera Flex 10K I00 bagi proses pemampatan imej. Perantaraan papan litar FPGA yang telah direkabentuk dan antaramuka talian selari pada komputer peribadi akan digunakan untuk proses pengujian. Data masukan adalah diambil dari imej disimpan didalam ROM. Platfom sistem dibangunkan dengan menggunakan perisian MaxplusII yang dibekalkan oleh syarikat Altera dan bagi pengujian akhir sistem ini menggunakan cip Altera Flex EPF-10k100ARC240-3 dengan kapasitinya 100,000 get logik. 2002 Conference or Workshop Item PeerReviewed text en https://ir.uitm.edu.my/id/eprint/73670/1/73670.pdf Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman. (2002) In: Prosiding Seminar Kebangsaan Sains,Teknologi dan Sains Sosial “Ke Arah Pembangunan Negara”, 27 dan 28 Mei 2002, Hotel Vistana, Kuantan, Pahang.
institution Universiti Teknologi Mara
building Tun Abdul Razak Library
collection Institutional Repository
continent Asia
country Malaysia
content_provider Universiti Teknologi Mara
content_source UiTM Institutional Repository
url_provider http://ir.uitm.edu.my/
language English
topic Research
Institutions of higher education
spellingShingle Research
Institutions of higher education
Abu Bakar, M. B.
Mohd Yusof, Z.
Sulaiman, S.
Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
description Tree Searched Vector Quantization atau TSVQ merupakan salah satu kaedah didalam teknik quantization didalam sesuatu sistem pemampatan imej. Algoritma ini diterjemahkan kepada peringkat rekabentuk logik digital sebelum diaturcarakan kepada cip FPGA. Cip FPGA merupakan cip boleh aturcara berulang kali dalam masa yang singkat dan amat sesuai digunakan didalam bidang penyelidikan dan pembangunan (R&D) terutamanya di pusat pengajian tinggi ataupun syarikat berorentasikan kepada penyelidikan dan pembangunan. Di peringkat permulaan, teknologi ini dipelopori oleh dua syarikat utama iaitu Altera dan Xilinx. Teknologi ini mempercepatkan kitar masa untuk penyelidikan dan pembangunan sesuatu sistem aplikasi kepada bentuk litar bersepadu. Di dalam kertas kerja ini, algoritma TSVQ akan dibangunkan dan diaplikasikan kedalam cip Altera Flex 10K I00 bagi proses pemampatan imej. Perantaraan papan litar FPGA yang telah direkabentuk dan antaramuka talian selari pada komputer peribadi akan digunakan untuk proses pengujian. Data masukan adalah diambil dari imej disimpan didalam ROM. Platfom sistem dibangunkan dengan menggunakan perisian MaxplusII yang dibekalkan oleh syarikat Altera dan bagi pengujian akhir sistem ini menggunakan cip Altera Flex EPF-10k100ARC240-3 dengan kapasitinya 100,000 get logik.
format Conference or Workshop Item
author Abu Bakar, M. B.
Mohd Yusof, Z.
Sulaiman, S.
author_facet Abu Bakar, M. B.
Mohd Yusof, Z.
Sulaiman, S.
author_sort Abu Bakar, M. B.
title Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
title_short Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
title_full Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
title_fullStr Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
title_full_unstemmed Implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / M. B. Abu Bakar, Z. Mohd Yusof and S. Sulaiman
title_sort implimentasi 'tree searched vector quantizer' untuk pemampatan imej dengan menggunakan kaedah fpga / m. b. abu bakar, z. mohd yusof and s. sulaiman
publishDate 2002
url https://ir.uitm.edu.my/id/eprint/73670/1/73670.pdf
https://ir.uitm.edu.my/id/eprint/73670/
_version_ 1775626355468140544
score 13.211869